ПЛИС и параллельные архитектуры для применения в аэрокосмической области. Программные ошибки

Код товара: 4965174
(0 оценок)Оценить
ОтзывНаписать отзыв
ВопросЗадать вопрос
1 / 2
PDF
-30%
644
920
Доставим в
г. Москва
Планируемая дата
3 мая (Пт)
Курьером
Л-Пост
бесплатно от 10 000 ₽
В пункт выдачи
от 155 ₽
бесплатно от 10 000 ₽
Точная стоимость доставки рассчитывается при оформлении заказа
Издательство:
Оригинальное название:
FPGAs and Parallel Architectures for Aerospace Applications
Год издания:
2019 г.
Может быть отгружен товар указанного или более позднего года

Описание

Характеристики

В книге приводится понятие устранимых ошибок, возникающих в ПЛИС типа ППВМ (FPGA - Field Programmable Gate Array) и графических процессорах. Рассматриваются радиационные эффекты в ПЛИС, отказоустойчивые методы для ПЛИС, применение серийно выпускаемых ПЛИС в авиации и космонавтике, экспериментальные данные о воздействии радиации на ПЛИС, встроенные в ПЛИС процессоры под воздействием радиации и внесение ошибок в ПЛИС. Поскольку специализированная архитектура параллельной обработки, как в случае графического процессора, стала более востребованной в авиации и космонавтике благодаря высоким вычислительным возможностям, также приводятся результаты анализа поведения графического процессора под воздействием радиации.
Книга будет полезна не только инженерно-техническим работникам, занимающимся применением серийно выпускаемых ПЛИС в авиации, космонавтике, в приборостроении для транспорта и других критически важных областях народного хозяйства, но и магистрантам, обучающимся по направлению подготовки 11.04.04 "Электроника и наноэлектроника", а также аспирантам, проходящим обучение по направлению подготовки 11.06.01 "Электроника, радиотехника и системы связи".
количество томов
1
количество страниц
326 стр.
переплет
Твёрдый переплёт
размеры
241x170x17 мм
цвет
Белый
тип бумаги
офсетная (60-220 г/м2)
ISBN
978-5-94836-513-8
возрастная категория
18+ (нет данных)
вес
код в Майшоп
4965174
язык
русский

Содержание

Введение от авторов русского перевода
ЧАСТЬ I. ВВЕДЕНИЕ
Плава 1. Воздействие радиации и
отказоустойчивые методы для ПЛИС и
графических процессоров
ЧАСТЬ II. ОБЛАСТИ ПРИМЕНЕНИЯ
Глава 2. Бразильский наноспутник с приемником
глобальной системы спутниковой навигации и
функцией сопровождения на реконфигурируемой
системе на кристалле
Плава 3. Обзор и исследование методов
обнаружения и устранения одиночных сбоев для
гетерогенных систем на основе ПЛИС
ЧАСТЬ III. ПЛИС НА ОСНОВЕ СТАТИЧЕСКОГО ОЗУ
Глава 4. Метод внесения ошибок,
ориентированный на ПЛИС со статическим ОЗУ
Глава 5. Система внесения сбоев для оценки
чувствительности soft-процессора в базисе ПЛИС
Virtex-5
Глава 6. Энергосберегающая адаптивная
платформа FDIR, применяющая модули
гетерогенных систем на кристалле
Глава 7. Гибридная очистка конфигурации для
ПЛИС 7-й серии компании Xilinx
Глава 8. Анализ потребляемой мощности систем с
n-модульным резервированием на основе ПЛИС со
статическим ОЗУ
Глава 9. Ядро управления отказоустойчивой
системой для динамической частичной
реконфигурации ПЛИС
Глава 10. Наземная платформа внесения
множественных сбоев для ПЛИС со статическим
ОЗУ на основе наземных радиационных
экспериментов
ЧАСТЬ IV. ПЛИС С ФЛЭШ-ПАМЯТЬЮ
Глава 11. Радиационные эффекты в 65-нм ПЛИС
Глава 12. Применение метода C-кратного
замедления с корректировкой временных
параметров в маломощных и критических для
обеспечения безопасности применениях
Глава 13. Усовершенствование применения
функции обнаружения и исправления ошибок в
радиационно-стойких ПЛИС
Глава 14. Вызванные воздействием нейтронов
одиночные сбои в комбинированных аналого-
цифровых ПЛИС с флэш-памятью
ЧАСТЬ V. ВСТРОЕННЫЕ ПРОЦЕССОРЫ В СнК
Глава 15. Устранение случайных ошибок во
встраиваемых микропроцессорных ядрах СнК на
основе ПЛИС
Глава 16. Устранение случайных ошибок в soft-
процессорах ПЛИС.
Глава 17. Сокращение скрытого увеличения
задействованных вычислительных ресурсов
программой устранения случайных ошибок с
помощью селективного повышения
отказоустойчивости
Глава 18. Сокращение дополнительных
вычислительных ресурсов в
программнореализуемых методах обеспечения
отказоустойчивости потока данных,
Глава 19. Отказоустойчивые методы для
процессоров с soft-ядром, использующие
интерфейс трассировки
ЧАСТЬ VI. ПАРАЛЛЕЛЬНЫЕ АРХИТЕКТУРЫ И
ГРАФИЧЕСКИЕ ПРОЦЕССОРЫ
Глава 20. Влияние случайных ошибок на
графические процессоры.

Отзывы

Вопросы

Поделитесь своим мнением об этом товаре с другими покупателями — будьте первыми!

Дарим бонусы за отзывы!

За какие отзывы можно получить бонусы?
  • За уникальные, информативные отзывы, прошедшие модерацию
Как получить больше бонусов за отзыв?
  • Публикуйте фото или видео к отзыву
  • Пишите отзывы на товары с меткой "Бонусы за отзыв"
Правила начисления бонусов
Задайте вопрос, чтобы узнать больше о товаре
Если вы обнаружили ошибку в описании товара «ПЛИС и параллельные архитектуры для применения в аэрокосмической области. Программные ошибки», то выделите её мышкой и нажмите Ctrl+Enter. Спасибо, что помогаете нам стать лучше!
Ваш населённый пункт:
г. Москва
Выбор населённого пункта